一站式电子元器件采购平台

华强商城公众号

一站式电子元器件采购平台

元器件移动商城,随时随地采购

华强商城M站

元器件移动商城,随时随地采购

半导体行业观察第一站!

芯八哥公众号

半导体行业观察第一站!

专注电子产业链,坚持深度原创

华强微电子公众号

专注电子产业链,
坚持深度原创

电子元器件原材料采购信息平台

华强电子网公众号

电子元器件原材料采购
信息平台

Silicon Labs Si53212 & Si53208 & Si53204 PCIe时钟缓冲器的介绍、特性、及应用

来源:HQBUY 发布时间:2021-05-18

摘要: Silicon Labs Si53212 & Si53208,Si53204 PCIe时钟缓冲区是高性能、低加性抖动、低功耗的PCIe时钟扇出缓冲区。该设备可以源12、8或4个100MHz PCIe时钟输出。所有差分时钟输出符合PCI...


    Silicon Labs Si53212 &Si53208,Si53204 PCIe时钟缓冲区是高性能、低加性抖动、低功耗的PCIe时钟扇出缓冲区。该设备可以源12、8或4个100MHz PCIe时钟输出。所有差分时钟输出符合PCIe Gen1/2/3/4通用时钟和单独的参考时钟规格。


    缓冲器具有扩频容忍度以通过扩频输入时钟,每个设备具有单独的硬件输出使能控制引脚。这允许启用和禁用每个差分输出。设备还可以支持从10MHz到200MHz的输入频率。所有设备都封装在小型QFN封装中,占地面积小,功耗低。这些PCIe时钟扇出缓冲区是理想的工业和消费应用。硅实验室的PCIe时钟抖动工具使测量PCIe时钟抖动快速和容易。


    特性

    • 12/8/4-output 100MHz PCIe Gen1/2/3/4和SRIS兼容时钟扇出缓冲区

    • 低功率,推挽,HCSL兼容差分输出

    • 时钟输入为10MHz至200MHz

    • 扩频容忍通过扩频输入时钟以减少电磁干扰

    • 支持Intel QPI/UPI标准

    • 单电源1.5 ~ 1.8V

    • 85欧姆和100欧姆的终止顺序选项

    • 温度范围:-40°C至85°C

    • 方案选择:

      • 64引脚QFN (9x9mm): 12输出

      • 48引脚QFN (6x6mm): 8输出

      • 32引脚QFN (5x5mm): 4输出

    • 小QFN包

    • Pb-free, RoHS-6兼容


    应用程序

    • 数据中心

    • 服务器

    • 存储

    • 作为PCIe附加卡

    • 通信

    • 工业




    框图





    框图





    框图


    声明:本文观点仅代表作者本人,不代表华强商城的观点和立场。如有侵权或者其他问题,请联系本站修改或删除。

    社群二维码

    关注“华强商城“微信公众号

    调查问卷

    请问您是:

    您希望看到什么内容: